高速信令—抖动建模、分析与预算

高速信令—抖动建模、分析与预算

作者: 
Kyung Suk (Dan) Oh / Xingchao (Chuck) Yuan
分类: 
ISBN: 
9787121217395
出版日期: 
星期三, 一月 1, 2014

简介

《高速信令——抖动建模、分析与预算》从体系架构开始直到批量生产的全过程讨论其中的信号完整性问题,深入讨论了设计、实现和验证技术。内容包括在无源通道建模、电源噪声及抖动建模、系统容限预测等方面的最新进展;如何在电压预算和时序预算之间进行平衡折中,以改善批量生产时的鲁棒性;实用又稳定的关键网络参数转换公式;为互连宽带建模难题给出更好的解决方案;优化信道性能的均衡技术;有关抖动和时钟网络拓扑结构之间关系的新发现;有关片上底层链路性能的测试/测量技术;信号完整性技术的发展趋势和研究方向。
《高速信令——抖动建模、分析与预算》包括许多技术细节和方法,对于进行高速电路设计.包括信号/电源完整性、高速I/O电路、系统级电路板等方面的工程师、教师、研究生,都具有很高的参考价值。

目录

第1章 绪论
第2章 高速信令基础知识
第Ⅰ篇 通道建模与设计
第3章 通道建模与设计方法学
第4章 网络参数
第5章 传输线
第Ⅱ篇 链路性能分析
第6章 通道的电压预算与时序预算
第7章 制造工艺波动建模
第8章 链路BER建模与仿真
第9章 快速时域通道仿真技术
第10章 链路BER分析的时钟模型
第Ⅲ篇 电源噪声与抖动
第11章 电源完整性工程综述
第12章 SSN的建模与仿真
第13章 抑制SSN的编码与信令
第14章 电源噪声与抖动表征
第15章 衬底噪声引起的抖动
第Ⅳ篇 高 级 专 题
第16章 片上链路的测量技术
第17章 信号调理
第18章 应用